内容: ・AIï¼MLを活用ã—ãŸè¨è¨ˆç’°å¢ƒã®æ§‹ç¯‰æ¥å‹™ã§ã€Pre-RTLï¼RTL段階(アーã‚テクãƒãƒ£è¨è¨ˆã€è«–ç†è¨è¨ˆã€æ¤œè¨¼ã€High-Level Synthesisãªã©ï¼‰ã«ãŠã„ã¦AIï¼ML技術を導入・活用ã™ã‚‹ãŸã‚ã®ç’°å¢ƒæ§‹ç¯‰ã€ã‚¢ãƒ«ã‚´ãƒªã‚ºãƒ 開発ã€ãƒ„ー...
Lugar:
Tokyo | 24/03/2026 20:03:32 PM | Salario: S/. No Especificado
能å‘上ã¨å“質確ä¿ã«ç›´çµã™ã‚‹é‡è¦ãªå½¹å‰²ã‚’æ‹…ã£ã¦ã„ãŸã ãã¾ã™ã€‚ â– ä¸»ãªæ¥å‹™å†…容: ・LSI検証ã®ãŸã‚ã®HWエミュレータ(Palladiumã€ZeBuãªã©ï¼‰ç’°å¢ƒã®æ§‹ç¯‰ã¨èª¿æ•´ ・FPGAを用ã„ãŸå›žè·¯æ¤œè¨¼ç’°å¢ƒã®è¨è¨ˆ ・RTLè¨è¨ˆã¨æ¤œè¨¼ã«é–¢ã™ã‚‹æ¥å‹™ ・既å˜ã®æ¤œè¨¼ãƒ—ãƒã‚»ã‚¹æ”¹å–„ææ¡ˆã¨å®Ÿè£… ・ãƒãƒ¼...
Lugar:
Kanagawa | 24/03/2026 19:03:02 PM | Salario: S/. No Especificado
技術è·ï¼ˆé›»æ°—ã€é›»åã€æ©Ÿæ¢°ï¼‰ 掲載予定期間:2026/3/16(月)〜2026/6/14(æ—¥) ã€ï¼‘Dayé¸è€ƒã€‘ã€æ±äº¬23区ï¼åœ¨å®…勤務ã‚り】デジタルLSIã®RTLè¨è¨ˆï½žãƒ¬ã‚¤ã‚¢ã‚¦ãƒˆè¨è¨ˆã€æ¤œè¨¼æ¥å‹™ ~1æ—¥ã§é¸è€ƒå®Œçµï¼ï¼æ¥ç•Œ...
Lugar:
Tokyo | 24/03/2026 19:03:53 PM | Salario: S/. No Especificado
験ã§ã‚‚安心ã®ç ”修制度ï¼å¤§æ‰‹é¡§å®¢ã¨ã®å–引多数ï¼è±Šå¯Œãªã‚ャリアパスï¼åƒãã‚„ã™ã„社風ï¼å¹´ä¼‘120日・完全土日ç¥ä¼‘ã¿ã€‘ â– æ¥å‹™å†…容: プãƒã‚¸ã‚§ã‚¯ã‚¿ãƒ¼ã€ãƒ˜ãƒƒãƒ‰ãƒžã‚¦ãƒ³ãƒˆãƒ‡ã‚£ã‚¹ãƒ—レイã®å•†å“開発ã®ãŸã‚ã®ã€RTL(Verilog HDL)è¨è¨ˆãƒ»æ¤œè¨¼ãƒ»è©•価...
ゴリズムè¨è¨ˆï½žRTLï¼FPGAè«–ç†è¨è¨ˆãƒ»è©•ä¾¡ã‚’çµ±æ‹¬ã—æ–°è£½å“化を牽引ï¼å¹´ä¼‘128æ—¥ï¼ãƒªãƒ¢ãƒ¼ãƒˆãƒ»ãƒ•レックス】 â– æ¥å‹™å†…容: ・新製å“LSIï¼ã‚½ãƒ•ト・ソリューションã®é–‹ç™ºã«ãŠã‘る開発リーダーã®é‚行 ・新製å“開発ã®ä¼ç”»ææ¡ˆã€å®Ÿè¡Œ ・新製å“開発ã®Cベー...スã§ã®ã‚¢ãƒ«ã‚´ãƒªã‚ºãƒ è¨è¨ˆã€RTLè«–ç†è¨è¨ˆã€FPGAã§ã®è«–ç†è¨è¨ˆã€è¨è¨ˆè©•価 ・課題解決ã®ãŸã‚ã®ç¤¾å†…外ã®é–¢ä¿‚部門ã¨ã®æŠ˜è¡ï¼èª¿æ•´ ãªã© ■アピールãƒã‚¤ãƒ³ãƒˆï¼š 新製å“開発ãƒãƒ¼ãƒ ã®ä¸€å“¡ã¨ã—ã¦ã€ã‚¢ãƒ«ã‚´ãƒªã‚ºãƒ è¨è¨ˆã‚„è«–ç†è¨è¨ˆãªã©ã«æºã‚れã¾ã™ã€‚ä¼ç”»...
内容: 仕様を元ã«ã€ãƒ‡ã‚¸ã‚¿ãƒ«å›žè·¯ã®RTLè¨è¨ˆã‚’ã”å¯¾å¿œé ‚ãã¾ã™ã€‚ â– é…力ãƒã‚¤ãƒ³ãƒˆï¼š スマホã€è»Šè¼‰ã€ç”£æ¥æ©Ÿå™¨ã€åŒ»ç™‚・監視・宇宙防衛ãªã©ç”¨é€”ãŒå¢—ãˆã¦ã„るイメージセンサã®å›žè·¯è¨è¨ˆã«æºã‚ã‚‹ã“ã¨ãŒã§ãã€å¸‚å ´ä¾¡å€¤ã‚’é«˜ã‚る事ãŒã§ãã¾ã™ã€‚ 変更ã®ç¯„囲:会社...
Lugar:
Nishi, Yokohama | 24/03/2026 19:03:44 PM | Salario: S/. No Especificado
ãªã‚ャリアパスï¼ç ”修制度充実ï¼åƒãã‚„ã™ã„社風ï¼å¹´ä¼‘120日・完全土日ç¥ä¼‘ã¿ã€‘ â– æ¥å‹™å†…容: プãƒã‚¸ã‚§ã‚¯ã‚¿ãƒ¼ã€ãƒ˜ãƒƒãƒ‰ãƒžã‚¦ãƒ³ãƒˆãƒ‡ã‚£ã‚¹ãƒ—レイã®å•†å“開発ã®ãŸã‚ã®ã€RTL(Verilog HDL)è¨è¨ˆãƒ»æ¤œè¨¼ãƒ»è©•価æ¥å‹™ã‚’ãŠä»»ã›ã—ã¾ã™ã€‚主ã«Intel社ã®FPGAã«å›ž...
ーãƒãƒ«ã«æ´»èºã§ãるエンジニアを期待ã—ã¦ãŠã‚Šã¾ã™ã€‚ â– æ¥å‹™è©³ç´°ï¼š SOC RTLã®æ¤œè¨¼ã‚¨ãƒ³ã‚¸ãƒ‹ã‚¢ã¾ãŸã¯æ¤œè¨¼ãƒªãƒ¼ãƒ€ãƒ¼ã¨ã—ã¦ â—æ¤œè¨¼æˆ¦ç•¥ãƒ»è¨ˆç”»ã®ç–定 検証容易性を考慮ã—ãŸè¨è¨ˆãƒ—ãƒã‚»ã‚¹ã®æ§‹ç¯‰ æ¤œè¨¼é …ç›®ã®ç¶²ç¾…性・妥当性ã®ç¢ºèª 検証スケジュールã¨ãƒªã‚½ãƒ¼ã‚¹ã®æœ€é©åŒ– â—æ¤œè¨¼å®Ÿå‹™ã®æŽ¨é€² UVMã‚„...SystemVerilogを用ã„ãŸãƒ†ã‚¹ãƒˆãƒ™ãƒ³ãƒé–‹ç™º è«–ç†æ¤œè¨¼ï¼ˆRTLレベル)ãŠã‚ˆã³æ©Ÿèƒ½æ¤œè¨¼ã®å®Ÿæ–½ MBISTã‚„SCANãªã©ã®ãƒ†ã‚¹ãƒˆæŒ¿å…¥ã¨è©•価 â—ãƒãƒ¼ãƒ マãƒã‚¸ãƒ¡ãƒ³ãƒˆ 検証ãƒãƒ¼ãƒ ã®ç«‹ã¡ä¸Šã’ã¨è‚²æˆ 外部パートナーや他部門ã¨ã®é€£æº KPI(性能・é¢ç©ãƒ»æ¤œè¨¼...
体検査装置ã®è¨è¨ˆé–‹ç™ºæ¥å‹™ã«ã¦ä¸»ã«ä»¥ä¸‹ã®æ¥å‹™ã‚’ã”æ‹…当ã„ãŸã ãã¾ã™ã€‚ ãƒ»æ¬¡ä¸–ä»£è£…ç½®ã«æè¼‰ã™ã‚‹ã‚«ãƒ¡ãƒ©ä»•様ã«å¯¾å¿œã™ã‚‹è«–ç†æ©Ÿèƒ½ä»•様検討 ・FPGAé¸å®šã‹ã‚‰FPGAフãƒãƒ³ãƒˆã‚¨ãƒ³ãƒ‰æ¥å‹™(è¨è¨ˆï½žæ¤œè¨¼) ・RTLコーディングã€è«–ç†ã‚·ãƒŸãƒ¥ãƒ¬ãƒ¼ã‚·ãƒ§ãƒ³ã€ã‚¿ã‚¤ãƒŸãƒ³ã‚°æ¤œè¨¼ â– é…力ãƒã‚¤ãƒ³ãƒˆï¼š åŠå°Žä½“è£½é€ å„プãƒã‚»ã‚¹ã«ãŠã„ã¦ã€æ¤œæŸ»...
内容】 ã€æ±äº¬ï¼å°å¹³ã€‘SoC RTL検証エンジニア/ãƒªãƒ¼ãƒ€ãƒ¼ï½žãƒ—ãƒ©ã‚¤ãƒ ä¸Šå ´åŠå°Žä½“メーカー~#20018124 ■採用背景 自動車ã«ã‚‚æè¼‰ã•れるHighPerformanceSoC製å“ã¯ã€"CASE(コãƒã‚¯ãƒ†ãƒƒãƒ‰ã€è‡ªå‹•é‹è»¢ã€ã‚·ã‚§ã‚¢ãƒªãƒ³ã‚°ã€é›»å‹•...åƒé–‹ç™ºã—ã¦ã„る為ã€ã‚°ãƒãƒ¼ãƒãƒ«ã«æ´»èºã§ãるエンジニアを期待ã—ã¦ãŠã‚Šã¾ã™ã€‚ â– æ¥å‹™è©³ç´° SOC RTLã®æ¤œè¨¼ã‚¨ãƒ³ã‚¸ãƒ‹ã‚¢ã¾ãŸã¯æ¤œè¨¼ãƒªãƒ¼ãƒ€ãƒ¼ã¨ã—ã¦ ã€æ¤œè¨¼æˆ¦ç•¥ãƒ»è¨ˆç”»ã®ç–定】 検証容易性を考慮ã—ãŸè¨è¨ˆãƒ—ãƒã‚»ã‚¹ã®æ§‹ç¯‰ æ¤œè¨¼é …ç›®ã®ç¶²ç¾…性・妥当性ã®ç¢ºèª 検証...